A:格雷码 B:8421BCD码 C:余三码 D:5421BCD码 答案: 格雷码;余三码触发器具有两种状态,当Q=1时触发器处于1态下列四个数中,与十进制数(163)10不相等的是( )A:对 B:错 答案: 对 点我阅读全文
A:(A3)16 B:(10100011)2 C:(000101100011)8421BCD D:(203)8 答案: (203)8要使JK触发器的状态由0转为1,所加激励信号JK应为00函数F,用卡诺图化简,其卡诺图如下是否正确( 点我阅读全文
A:(A3)16 B:(10100011)2 C:(000101100011)8421BCD D:(203)8 答案: (203)8要使JK触发器的状态由0转为1,所加激励信号JK应为00函数F,用卡诺图化简,其卡诺图如下是否正确( 点我阅读全文
D:11.集成门电路中的开关元件主要有MOS管二极管和三极管编码器在任何时刻只能对一个输入信号进行编码。要使JK触发器的状态和当前状态相反,所加激励信号J和K 应该是( )BCD码是一种从0000~1111中人为选定十个的代码 A:对 B: 点我阅读全文
答案:12.CMOS管的噪声容限比较低优先编码器的输入信号是相互排斥的,不容许多个编码信号同时有效。对于同步触发的D型触发器,要使输出为1 ,则输入信号D满足( )BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数A:错 B:对 点我阅读全文
反码是 (11011101),对应的十进制数是( )13.TTL集成电路在使用过程中对于闲置的输入端一般不悬空,目的是为了减少干扰。有竞争必然有冒险,有冒险也必然有竞争。对于D触发器,欲使Qn+1=Qn,应使输入D=( )A:-34A:对 点我阅读全文
A:除2取余法2 B:除10取余法 C:乘10取整法 D:乘2取整法 答案: 乘2取整法 16个触发器构成计数器,该计数器可能的最大计数模值是 32下列逻辑函数属于与非式的是( )A:错 B:对 答案: 错 点我阅读全文
A:错 B:对 答案: 对对于与门和与非门,闲置输入端应接正电源或高电平 3位二进制编码器是3位输入8位输出。构成一个5进制计数器需要5个触发器最简与或式的标准有两个,即 与项数最少 每个与项中变量数最少 。( )A:对 B:错 答案: 对 点我阅读全文
B:-24 C:-93 D:-35 答案: -3414.TTL电路驱动CMOS电路时主要考虑电流驱动是否匹配的问题。共阴发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。设计一个3进制计数器可用2个触发器实现。逻辑代数又称为 点我阅读全文